Пример: Транспортная логистика
Я ищу:
На главную  |  Добавить в избранное  

Цифровые устройства /

АЦП с буферной памятью

←предыдущая следующая→
1 2 3 4 



Скачать реферат


управления.

Микросхема К155КП 1

Рисунок 5

Микросхема К155ИР 17

Рисунок 6

Микросхема К572ПА1

Рисунок 7

Микросхема К155ТМ7

Рисунок 8

3 микросхемы К155ЛН1

Рисунок 9

Микросхема К134СП1

СП1 – это схема двух четырех разрядных чисел, имеет 11 входов, четыре пары из них принимает четырехразрядных чисел А0 … А3

и В0 … В3, а три входа 1)

(АВ), 2) (А=В), 3) (АВ) необходимы для

увеличения емкости схемы (Рисунок 5).

Компаратор имеет 3 выхода: АВ, А=В,

АВ.

Работа микросхемы таблица 5.

8 – общий, 16 – напряжение питания.

15, 14, 2, 1, 7, 9, 10, 11, 4, 5, 8 – входы.

13, 12, 13 – выходы.

Таблица 4

Входы сравнения данных Входы каскадов Выходы

А3,В3 А2,В2 А1,А1 А0,В0 АВ АВ А=В АВ АВ А=В

А3В3

А3В3

А3=В3

А3=В3

А3=В3

А3=В3

А3=В3

А3=В3

А3=В3

А3=В3

А3=В3

А3=В3

А3=В3

А3=В3

Х

Х

А2В2

А2В2

А2=В2

А2=В2

А2=В2

А2=В2

А2=В2

А2=В А2=В2

А2=В2

А2=В2

А2=В2

Х

Х

Х

Х

А1В1

А1В1

А1=В1

А1=В1

А1=В1

А1=В1

А1=В1

А1=В1

А1=В1

А1=В1 Х

Х

Х

Х

Х

Х

А0В0

А0В0

А0=В0

А0=В0

А0=В0

А0=В0

А0=В0

А0=В0

Х

Х

Х

Х

Х

Х

Х

Х

1

0

0

Х

1

0 Х

Х

Х

Х

Х

Х

Х

Х

0

1

0

Х

1

0 Х

Х

Х

Х

Х

Х

Х

Х

0

0

1

1

0

0 1

0

1

0

1

0

1

0

1

0

0

0

0

1 0

1

0

1

0

1

0

1

0

1

0

0

0

1 0

0

0

0

0

0

0

0

0

0

1

1

0

0

2.4 Разработка функциональной схемы

Устройство может работать в режимах измерения, хранения измеренной информации и её вывода для индикации или регистрация в цифровой и аналоговой форме представления.

При наличии на входе Измерение сигнала 1 АЦП с частотой тактовых импульсов выбирает значения напряжения аналогового сигнала Ux и преобразует их в восьмиразрядный цифровой код, снимаемый с выхода буферного регистра. Микросхема памяти включена параллельно цепи преобразования и находится в режиме записи. Цифровые сигналы с выхода компаратора поступают на вход микросхемы памяти и поразрядно записываются в накопитель по мере изменения адресов. Эта информация может быть сохранена заданное время при снятии разрешения со входа «Измерение». Микросхема в этом случае находится в режиме считывания, но мультиплексор при отсутствии сигнала разрешения «Вывод» закрывает её выход для считывания.

В режиме вывода микросхема памяти включена через мультиплексор в цепь преобразования считываемых с её выхода, по мере возрастания адресов, сигналов в восьмиразрядный параллельный код на выходе буферного регистра и в соответствующий ему аналоговый уровень напряжения на выходе ЦАП. Выходные сигналы можно подать на регистрирующее устройство и индикатор, например на экране осциллографа. В режиме вывода измерительной информации из накопителя мультиплексор исключает из цепи преобразования компаратор, следовательно, изменения его состояния под воздействием сигнала на входе Ux не влияют на вывод информации.

Схема функциональная представлена на рисунке 11.

3. СПЕЦИАЛЬНЫЙ РАЗДЕЛ.

3.1 ОПИСАНИЕ СХЕМЫ ЭЛЕКТРИЧЕСКОЙ ПРИНЦИПИАЛЬНОЙ.

Компаратор DA1 преобразует аналоговый сигнал в цифровой сигнал. Цифровой сигнал с выхода компаратора поступает на микросхему памяти. Формирование адреса для микросхемы памяти происходит следующим образом. Генератор, собранный на микросхеме DD1 вырабатывает тактовые импульсы с частотой F0, которые поступают на вход счётчика, собранного на микросхемах DD2- DD4 и на стробирующий вход регистра DD8. С выхода счётчика 12 – разрядный адрес поступает на входы данных микросхемы памяти.

Таким образом информация поступающая на вход данных микросхемы памяти записывается под управляющим сигналом WRITE в память микросхемы. С её выхода сигнал поступает на логический элемент ВВ7, с которого сигнал идёт на регистр сдвига DD8, который преобразует последовательный код в параллельный 8- ми разрядный код. Далее с выхода регистра временного хранения DD9 этот код поступает на цифровые выходы и на входы данных аналого- цифрового преобразователя DA1, который преобразует цифровой сигнал в аналоговый.

3.2.1 РАСЧЕТ НАДЕЖНОСТИ.

Надежность – это свойство изделия выполнять заданные функции сохраняя свои эксплутационные показатели в течении требуемого промежутка времени.

Надежность схем должна обеспечивается правильным набором элементов, правильным их соединением, согласованием параметров, грамотной эксплуатацией.

Для каждого элемента определяем минимальное, среднее и максимальное значение интенсивности отказов.

Таблица 5

Тип

элемента Количество

Ni Интенсивность отказов

io*10-6час-1 Ni*io*10-6час-1

max cp min max cp min

Интегральные

микросхемы

14

0,71

0,1

0,00946

4,26

0,6

0,114

Резисторы 8 0,07 0,04 0,01 1,2 0,56 0,16

Соединение пайкой

240

0,01

0,01

0,01

2,4

2,4

2,4

Переключатели 3 0,25 0,25 0,25 2,25 2,25 2,25

1. Суммарное значение интенсивности отказов определяется по формулам.

где Ni – число элементов одного типа.

m – число типов элементов.

max = Ni iomax = (8,52+0,98+2,4+2,25) 10-6=

←предыдущая следующая→
1 2 3 4 



Copyright © 2005—2007 «Mark5»